SRAM 16k x 4: Difference between revisions
From Citylan
Jump to navigationJump to search
(New page: SRAM 16K x 4 (DIP22, 300mil) 64Kb, 8KB, 4000hex4 bit pinout <pre> +--\/--+ A5 |1 22| Vcc A6 |2 21| A4 A7 |3 20| A3 A8 |4 19| A2 A9 |5 18| A1 A10 |6 17| A0 A11 |7 1...) |
m (1 revision) |
(No difference)
|
Revision as of 20:20, 27 July 2009
SRAM 16K x 4 (DIP22, 300mil)
64Kb, 8KB, 4000hex4 bit
pinout
+--\/--+ A5 |1 22| Vcc A6 |2 21| A4 A7 |3 20| A3 A8 |4 19| A2 A9 |5 18| A1 A10 |6 17| A0 A11 |7 16| IO3 A12 |8 15| IO2 A13 |9 14| IO1 CE/ |10 13| IO0 GND |11 12| WE/ +------+